臺(tái)積電開始為1nm級(jí)芯片生產(chǎn)鋪路擬投資320億美元選址新建晶圓廠
按照臺(tái)積電(TSMC)的計(jì)劃,在2022年至2025年期間,將陸續(xù)推出N3、N3E、N3P、N3X等工藝,后續(xù)還會(huì)有優(yōu)化后的N3S工藝,加上可以使用FINFLEX技術(shù),可涵蓋智能手機(jī)、物聯(lián)網(wǎng)、車用芯片、HPC等不同平臺(tái)的使用需求。臺(tái)積電在3nm制程節(jié)點(diǎn)仍使用FinFET晶體管,不過到了2nm制程節(jié)點(diǎn),即2025年量產(chǎn)的N2工藝將啟用全新的Gate-all-around FETs(GAAFET)晶體管。
據(jù)相關(guān)媒體的報(bào)道,臺(tái)積電已做出了戰(zhàn)略決策,開始為1nm級(jí)別的芯片生產(chǎn)鋪路,決定選址中國臺(tái)灣桃園附近的龍?zhí)犊萍紙@區(qū),興建新的晶圓廠。該地點(diǎn)距離臺(tái)積電總部所在的新竹科技園區(qū)不遠(yuǎn),將為當(dāng)?shù)貏?chuàng)造數(shù)千個(gè)高薪工作崗位。

目前先進(jìn)半導(dǎo)體工藝的生產(chǎn)設(shè)備相當(dāng)昂貴,估計(jì)這間晶圓廠的投資金額大概在320億美元。相比之下,臺(tái)積電現(xiàn)有采用3nm和5nm工藝生產(chǎn)的晶圓廠,投資金額約為200億美元,新晶圓廠有著不小的增幅。
臺(tái)積電暫時(shí)只披露了N2工藝的計(jì)劃,接下來更為先進(jìn)的制造技術(shù)會(huì)如何發(fā)展還不清楚,有業(yè)內(nèi)人士估計(jì),1nm級(jí)別的工藝可能要到2027年至2028年才能量產(chǎn),很可能會(huì)用到ASML最為先進(jìn)的High-NA EUV光刻系統(tǒng),將提供0.55數(shù)值孔徑。由于1nm級(jí)別工藝的芯片無論設(shè)計(jì)還是制造成本都非常高,不要指望很多公司和芯片會(huì)采用。
